东芯半导体推出新型DDR时钟同步系统,提升内存芯片性能

天眼查App显示,东芯半导体股份有限公司于2024年9月11日申请了一项名为“DDR时钟同步系统和具备该系统的DDR内存芯片”的发明专利,并于2024年12月31日正式公布。该专利由刘浩杰、刘亮、沈凯斌和聂明漩共同发明,旨在解决DDR内存芯片在时钟信号同步方面的技术难题。

该发明提供了一种DDR时钟同步系统,通过接收器、自动循环控制器、延迟锁相环、逻辑单元和时钟树的协同工作,实现了对DDR时钟信号和多个控制命令信号的同步调整。延迟锁相环具有多个延迟链,能够基于系统信号自动切换,从而在多个延迟链中循环进行参考时钟信号的调整。这一技术不仅提高了时钟信号的同步精度,还增强了系统的稳定性和响应速度。

东芯半导体表示,该技术的应用将显著提升DDR内存芯片的性能,特别是在高频率、大数据传输场景下,能够有效减少信号延迟和抖动,确保数据传输的准确性和可靠性。

风险警告:本文根据网络内容由AI生成,内容仅供参考,不应作为专业建议或决策依据。用户应自行判断和验证信息的准确性和可靠性,本站不承担可能产生的任何风险和责任。内容如有问题,可联系本站删除。

Copyright © DoNews 2000-2025 All Rights Reserved
蜀ICP备2024059877号-1     京ICP证151088号
京网文【2018】2361-237号